• Giga@hdv-tech.com
  • 24H অনলাইন পরিষেবা:
    • 7189078c
    • sns03
    • 6660e33e
    • ইউটিউব 拷贝
    • ইনস্টাগ্রাম

    স্বয়ংক্রিয় আলোচনার ক্ষমতা সহ, এই ইথারনেট সুইচ পণ্যটি আশ্চর্যজনক

    পোস্টের সময়: এপ্রিল-০২-২০২২

    ADI ADIN2111 ইথারনেটসুইচনিম্নলিখিত বিষয়বস্তুর প্রধান ভূমিকা বস্তু হবে. এই নিবন্ধের মাধ্যমে, সম্পাদক আশা করেন যে সবাই এর সম্পর্কিত পরিস্থিতি এবং তথ্য সম্পর্কে কিছুটা জ্ঞান এবং উপলব্ধি করতে পারবেন। বিস্তারিত নিম্নরূপ।

    ADIN2111 হল একটি কম শক্তি, কম জটিলতা, ডুয়াল ইথারনেট পোর্টসুইচযা একটি 10BASE-T1L PHY এবং একটি সিরিয়াল পেরিফেরাল ইন্টারফেস (SPI) পোর্টকে সংহত করে। ডিভাইসটি ইন্ডাস্ট্রিয়াল ইথারনেট অ্যাপ্লিকেশনের জন্য একটি কম শক্তির সীমাবদ্ধ নোড ব্যবহার করে এবং IEEE® 802.3cg-2019™ দীর্ঘ দূরত্বের 10 Mbps একক পেয়ার ইথারনেট (SPE) এর জন্য ইথারনেট স্ট্যান্ডার্ডের সাথে সঙ্গতিপূর্ণ। দসুইচ(কাট-থ্রু বা স্টোর-এন্ড-ফরোয়ার্ড) দুটি ইথারনেট পোর্ট এবং SPI হোস্ট পোর্টের মধ্যে একাধিক তারের কনফিগারেশন সমর্থন করে, লাইন, ডেইজি-চেইন বা রিং নেটওয়ার্ক টপোলজির জন্য একটি নমনীয় সমাধান প্রদান করে।

    ADIN2111 77 মেগাওয়াটের অতি-নিম্ন শক্তি খরচ সহ 1700 মিটার পর্যন্ত তারের পৌঁছানো সমর্থন করে। দুটি PHY কোর IEEE 802.3cg স্ট্যান্ডার্ডে সংজ্ঞায়িত 1.0 V pp এবং 2.4 V pp অপারেশনকে সমর্থন করে এবং একটি একক 1.8 V বা 3.3 V সরবরাহ রেল থেকে চালিত হতে পারে। ADIN2111 একটি অব্যবস্থাপিত কনফিগারেশনে উপলব্ধ যেখানে ডিভাইসটি স্বয়ংক্রিয়ভাবে দুটি ইথারনেট পোর্টের মধ্যে ট্র্যাফিক ফরওয়ার্ড করে।

    ডিভাইসটি সংহত করে aসুইচ, মিডিয়া অ্যাক্সেস কন্ট্রোল (MAC) ইন্টারফেস সহ দুটি ইথারনেট ফিজিক্যাল লেয়ার (PHY) কোর, এবং সমস্ত সম্পর্কিত অ্যানালগ সার্কিট্রি, ইনপুট এবং আউটপুট ঘড়ি বাফারিং ডিভাইস। ডিভাইসটিতে অভ্যন্তরীণ বাফার কিউ, এসপিআই এবং সাবসিস্টেম রেজিস্টার এবং রিসেট এবং ঘড়ি নিয়ন্ত্রণ এবং হার্ডওয়্যার পিন কনফিগারেশন পরিচালনা করার জন্য নিয়ন্ত্রণ যুক্তি অন্তর্ভুক্ত রয়েছে।

    ADIN2111 উন্নত সিস্টেম-স্তরের দৃঢ়তার জন্য ভোল্টেজ সরবরাহ পর্যবেক্ষণ সার্কিটরি এবং পাওয়ার-অন-রিসেট (POR) সার্কিট্রিকে একীভূত করে। হোস্টের সাথে যোগাযোগের জন্য ব্যবহৃত 4-তারের SPI কে OPEN Alliance SPI বা জেনেরিক SPI হিসাবে কনফিগার করা যেতে পারে। উভয় মোড ঐচ্ছিক ডেটা সুরক্ষা বা সাইক্লিক রিডানডেন্সি চেক (CRC) সমর্থন করে।

    ADIN2111-এর প্রতিটি PHY একটি হার্ডওয়্যার রিসেট করার পরে (RESET পিন কম টানা) সংশ্লিষ্ট PHY-এর সিস্টেম ইন্টারাপ্ট মাস্ক রেজিস্টারে (CRSM_IRQ_MASK) CRSM_HRD_RST_IRQ_EN বিট সেট করে একটি হার্ডওয়্যার বাধা তৈরি করতে কনফিগার করা যেতে পারে। যদিও উভয় PHYই হার্ডওয়্যার বাধা তৈরি করতে ব্যবহার করা যেতে পারে, এই উদ্দেশ্যে PHY 1 সুপারিশ করা হয়। SPI মাস্টার INT পিন থেকে একটি হার্ডওয়্যার বাধা পাওয়ার পর, PHYINT বিট (যথাক্রমে, P2_PHYINT বিট) স্ট্যাটাস রেজিস্টার 0 (যথাক্রমে, স্ট্যাটাস রেজিস্টার 1) এও 1 সেট করা হয়, PHY 1 (যথাক্রমে, PHY) থেকে বিঘ্নকে অবহিত করে 2)। বিঘ্নের উৎসটি তখন সংশ্লিষ্ট PHY-এর সিস্টেম ইন্টারাপ্ট স্ট্যাটাস রেজিস্টারে (CRSM_IRQ_STATUS) CRSM_HRD_RST_IRQ_LH বিট ব্যবহার করে পরীক্ষা করা যেতে পারে।

    একটি বাহ্যিক হোস্ট কন্ট্রোলার ব্যবহার করে সিস্টেম যাচাইয়ের জন্য, ADIN2111-এর প্রতিটি PHY-কে সিস্টেম ইন্টারাপ্ট মাস্ক রেজিস্টারে (CRSM_IRQ_MASK) CRSM_SW_IRQ_REQ বিট ব্যবহার করে INT পিনে একটি হার্ডওয়্যার বিঘ্ন তৈরি করার জন্য অনুরোধ করা যেতে পারে। যদিও উভয় PHY ব্যবহার করা যেতে পারে হার্ডওয়্যার বাধা তৈরি করতে, এই উদ্দেশ্যে PHY 1 সুপারিশ করা হয়। SPI মাস্টার INT পিন থেকে একটি হার্ডওয়্যার ইন্টারাপ্ট পাওয়ার পর, PHYINT বিট (যথাক্রমে, P2_PHYINT বিট) স্ট্যাটাস রেজিস্টার 0 (যথাক্রমে, স্ট্যাটাস রেজিস্টার 1) এও 1 সেট করা হয়েছে, PHY 1 (যথাক্রমে, PHY) থেকে বিঘ্ন সূচিত করে 2)। এরপরে সংশ্লিষ্ট PHY-এর সিস্টেম ইন্টারাপ্ট স্ট্যাটাস রেজিস্টারে (CRSM_IRQ_STATUS) CRSM_SW_IRQ_LH বিট ব্যবহার করে ইন্টারাপ্টের উৎস পরীক্ষা করা যেতে পারে।

    প্রতিটি ADIN2111 PHY একটি সিস্টেম ত্রুটি বাধা সৃষ্টি করতে পারে। ইন্টারাপ্ট ফ্ল্যাগগুলি সংশ্লিষ্ট PHY-এর সিস্টেম ইন্টারাপ্ট স্ট্যাটাস রেজিস্টার (CRSM_IRQ_STATUS) এর সংরক্ষিত বিট বিভাগে অবস্থিত। সিস্টেম ত্রুটি বিঘ্ন সক্রিয় করতে সিস্টেম ইন্টারাপ্ট মাস্ক রেজিস্টার (CRSM_IRQ_MASK) সংশ্লিষ্ট PHY-তে কনফিগার করা আবশ্যক। ইন্টারাপ্ট মাস্কিং সম্পর্কে বিস্তারিত জানার জন্য টেবিল 212 দেখুন। ADIN2111-কে অবশ্যই একটি হার্ডওয়্যার রিসেট করতে হবে যাতে দুটি PHY-এর একটি থেকে সিস্টেম ত্রুটি বিঘ্নিত হতে পারে (CRSM_IRQ_STATUS সংরক্ষিত বিটটি সংশ্লিষ্ট PHY-তে 1 পড়ে)।

    ADIN2111 একটি পাওয়ার সাপ্লাই মনিটরিং সার্কিট অন্তর্ভুক্ত করে যাতে পাওয়ার-আপ সিকোয়েন্স শুরু করার আগে চিপে যথাযথ ভোল্টেজ সরবরাহ রয়েছে তা নিশ্চিত করা যায়। পাওয়ার-আপের সময়, ADIN2111 একটি হার্ডওয়্যার রিসেট অবস্থায় থাকে যতক্ষণ না প্রতিটি সরবরাহ তার ন্যূনতম ক্রমবর্ধমান থ্রেশহোল্ড অতিক্রম করে এবং সরবরাহটি ভাল বলে বিবেচিত হয়।

    একটি হার্ডওয়্যার রিসেট পাওয়ার-অন রিসেট সার্কিট দ্বারা বা কমপক্ষে 10 µs এর জন্য RESET পিন কম ড্রাইভ করে শুরু করা হয়। ADIN2111 এই পিনে একটি ডিগ্লিচ সার্কিট অন্তর্ভুক্ত করে যাতে 1 µs এর চেয়ে ছোট ডাল প্রত্যাখ্যান করা যায়। যখন রিসেট পিনটি বন্ধ করা হয়, তখন সমস্ত ইনপুট/আউটপুট (I/O) পিন ট্রাই-স্টেট মোডে থাকে, হার্ডওয়্যার কনফিগারেশন পিনগুলি ল্যাচ করা হয় এবং I/O পিনগুলি তাদের কার্যকরী মোডে কনফিগার করা হয়। যখন সমস্ত বাহ্যিক এবং অভ্যন্তরীণ শক্তি সরবরাহ বৈধ এবং স্থিতিশীল থাকে তখন ক্রিস্টাল অসিলেটর সার্কিট সক্ষম হয়। ক্রিস্টাল শুরু এবং স্থিতিশীল হওয়ার পরে, ফেজ-লকড লুপ (PLL) সক্ষম করা হয়। RESET পিন ডিজার্ট হওয়ার পরে 90 ms (সর্বোচ্চ) বিলম্বের পরে, সমস্ত অভ্যন্তরীণ ঘড়ি নিশ্চিত করা হয়, অভ্যন্তরীণ যুক্তি রিসেট থেকে মুক্তি পায় এবং সমস্ত অভ্যন্তরীণ SPI, PHY 1 এবং PHY 2 রেজিস্টারগুলি SPI থেকে অ্যাক্সেসযোগ্য। RESET পিন কম নেওয়া হলে CLK25_REF ঘড়ির আউটপুট কম রাখা হয় এবং RESET পিন কম নেওয়ার পরে 70 ms (সর্বোচ্চ) পর্যন্ত কম থাকে।

    উপরোক্ত সব বিষয়বস্তুই এবারের সম্পাদকের সূচনা। আপনি যদি এটি সম্পর্কে আরও জানতে চান, আপনি আমাদের ওয়েবসাইট বা Baidu এবং Google-এ এটি অন্বেষণ করতে চাইতে পারেন৷

    https://www.smart-xlink.com/products.html

    ওয়েব:  www.hdv-tech.com <https://hdv-tech.en.alibaba.com>

    গুগল ওয়েবসাইট:https://www.hdv-fiber.com/

    HDV ফ্যাক্টরি লিঙ্ক:https://youtu.be/xpIZK8Zm4Og



    ওয়েব聊天