• Giga@hdv-tech.com
  • Gwasanaeth Ar-lein 24H:
    • 7189078c
    • sns03
    • 6660e33e
    • youtube 拷贝
    • instagram

    Gyda gallu auto-negodi, mae'r cynnyrch switsh Ethernet hwn yn anhygoel

    Amser post: Ebrill-02-2022

    Ethernet ADI ADIN2111switsfydd prif wrthrych cyflwyniad y cynnwys canlynol. Trwy'r erthygl hon, mae'r golygydd yn gobeithio y gall pawb gael rhywfaint o wybodaeth a dealltwriaeth o'i sefyllfa a'i wybodaeth gysylltiedig. Mae'r manylion fel a ganlyn.

    Mae'r ADIN2111 yn borthladd Ethernet deuol pŵer isel, cymhlethdod iselswitssy'n integreiddio PHY 10BASE-T1L a phorthladd Rhyngwyneb Ymylol Cyfresol (SPI). Mae'r ddyfais yn defnyddio nod pŵer isel cyfyngedig ar gyfer cymwysiadau Ethernet Diwydiannol ac mae'n cydymffurfio â safon Ethernet IEEE® 802.3cg-2019™ ar gyfer Ethernet Pâr Sengl (SPE) 10 Mbps pellter hir. Mae'rswits(torri trwodd neu storfa-ac-ymlaen) yn cefnogi cyfluniadau ceblau lluosog rhwng y ddau borthladd Ethernet a'r porthladd cynnal SPI, gan ddarparu datrysiad hyblyg ar gyfer topolegau llinell, cadwyn llygad y dydd neu rwydwaith cylch.

    Mae'r ADIN2111 yn cefnogi hyd at 1700 metr o gyrhaeddiad cebl gyda defnydd pŵer isel iawn o 77 mW. Mae'r ddau graidd PHY yn cefnogi gweithrediad 1.0 V pp a 2.4 V pp fel y'i diffinnir yn safon IEEE 802.3cg a gellir eu pweru o un rheilen gyflenwi 1.8 V neu 3.3 V. Mae'r ADIN2111 ar gael mewn cyfluniad heb ei reoli lle mae'r ddyfais yn anfon traffig ymlaen yn awtomatig rhwng dau borthladd Ethernet.

    Mae'r ddyfais yn integreiddio aswits, dau graidd haen gorfforol Ethernet (PHY) gyda rhyngwynebau rheoli mynediad cyfryngau (MAC), a'r holl gylchedau analog cysylltiedig, dyfeisiau byffro cloc mewnbwn ac allbwn. Mae'r ddyfais hefyd yn cynnwys ciwiau byffer mewnol, cofrestrau SPI ac is-systemau, a rhesymeg reoli i reoli ailosod a rheoli cloc a chyfluniad pin caledwedd.

    Mae'r ADIN2111 yn integreiddio cylchedwaith monitro cyflenwad foltedd a chylchedau pŵer-ar-ailosod (POR) ar gyfer gwell cadernid ar lefel system. Gellir ffurfweddu'r SPI 4-wifren a ddefnyddir i gyfathrebu â'r gwesteiwr fel OPEN Alliance SPI neu Generic SPI. Mae'r ddau ddull yn cefnogi diogelu data dewisol neu Wiriad Diswyddiadau Cylchol (CRC).

    Gellir hefyd ffurfweddu pob PHY o'r ADIN2111 i greu ymyriad caledwedd ar ôl ailosod caledwedd (pin RESET wedi'i dynnu'n isel) trwy osod y did CRSM_HRD_RST_IRQ_EN yn y Gofrestr Mwgwd Ymyrraeth System PHY cyfatebol (CRSM_IRQ_MASK). Er y gellir defnyddio'r ddau PHY i gynhyrchu ymyriadau caledwedd, argymhellir PHY 1 at y diben hwn. Ar ôl i'r meistr SPI dderbyn ymyriad caledwedd o'r pin INT, mae'r did PHYINT (yn y drefn honno, y did P2_PHYINT) ar gofrestr statws 0 (yn y drefn honno, cofrestr statws 1) hefyd wedi'i osod i 1, gan hysbysu'r ymyriad o PHY 1 (yn y drefn honno, PHY 2). Yna gellir gwirio ffynhonnell yr ymyriad gan ddefnyddio'r did CRSM_HRD_RST_IRQ_LH yn y Gofrestr Statws Ymyrraeth System PHY cyfatebol (CRSM_IRQ_STATUS).

    Ar gyfer dilysu system gan ddefnyddio rheolydd gwesteiwr allanol, gellir gofyn i bob PHY o'r ADIN2111 gynhyrchu ymyriad caledwedd ar y pin INT gan ddefnyddio'r did CRSM_SW_IRQ_REQ yn y Gofrestr Mwgwd Ymyrraeth System (CRSM_IRQ_MASK). Er y gellir defnyddio'r ddau PHY i gynhyrchu ymyriadau caledwedd, argymhellir PHY 1 at y diben hwn. Ar ôl i'r meistr SPI dderbyn ymyriad caledwedd o'r pin INT, mae'r did PHYINT (yn y drefn honno, y did P2_PHYINT) yn y gofrestr statws 0 (yn y drefn honno, cofrestr statws 1) hefyd wedi'i osod i 1, gan hysbysu'r ymyriad o PHY 1 (yn y drefn honno, PHY 2). Yna gellir gwirio ffynhonnell yr ymyriad gan ddefnyddio'r did CRSM_SW_IRQ_LH yn y Gofrestr Statws Ymyriad System PHY cyfatebol (CRSM_IRQ_STATUS).

    Gall pob ADIN2111 PHY hefyd greu ymyrraeth gwall system. Mae'r fflagiau ymyrraeth wedi'u lleoli yn adran didau neilltuedig Cofrestr Statws Ymyrraeth System PHY cyfatebol (CRSM_IRQ_STATUS). Rhaid ffurfweddu'r gofrestr masgiau ymyrraeth system (CRSM_IRQ_MASK) ar y PHY cyfatebol i alluogi ymyriadau gwall system. Gweler Tabl 212 am fanylion masgio ymyriadau. Mae'n rhaid i'r ADIN2111 gael ei ailosod caledwedd i adfer o ymyriad gwall system o un o'r ddau PHY (mae'r darn neilltuedig CRSM_IRQ_STATUS yn darllen 1 ar y PHY priodol).

    Mae'r ADIN2111 yn cynnwys cylched monitro cyflenwad pŵer i sicrhau bod gan y sglodion y cyflenwad foltedd cywir cyn cychwyn y dilyniant pŵer i fyny. Yn ystod pŵer i fyny, mae'r ADIN2111 yn parhau i fod mewn cyflwr ailosod caledwedd nes bod pob cyflenwad yn fwy na'i drothwy codi isaf ac ystyrir bod y cyflenwad yn dda.

    Mae ailosod caledwedd yn cael ei gychwyn gan y gylched ailosod pŵer ymlaen neu trwy yrru'r pin AILOSOD yn isel am o leiaf 10 µs. Mae'r ADIN2111 yn cynnwys cylched deglitch ar y pin hwn i wrthod corbys sy'n fyrrach nag 1 µs. Pan fydd y pin AILOSOD wedi'i osod, mae'r holl binnau mewnbwn / allbwn (I / O) yn aros yn y modd tri-cyflwr, mae'r pinnau cyfluniad caledwedd yn cael eu cliciedu, ac mae'r pinnau I / O wedi'u ffurfweddu i'w modd swyddogaethol. Mae'r gylched oscillator grisial wedi'i alluogi pan fo'r holl gyflenwadau pŵer allanol a mewnol yn ddilys ac yn sefydlog. Ar ôl i'r grisial ddechrau a sefydlogi, mae'r ddolen wedi'i chloi fesul cam (PLL) wedi'i galluogi. Ar ôl oedi o 90 ms (uchafswm) ar ôl i'r pin AILOSOD gael ei ddeisyf, mae'r holl glociau mewnol yn cael eu haeru, mae'r rhesymeg fewnol yn cael ei rhyddhau o ailosod, ac mae'r holl gofrestrau SPI, PHY 1 a PHY 2 mewnol ar gael o'r SPI. Mae allbwn cloc CLK25_REF yn cael ei ddal yn isel pan fydd y pin RESET yn cael ei gymryd yn isel ac yn parhau'n isel am 70 ms (uchafswm) ar ôl i'r pin AILOSOD gael ei gymryd yn isel.

    Yr holl gynnwys uchod yw'r holl gyflwyniad a ddygwyd gan y golygydd y tro hwn. Os ydych chi eisiau gwybod mwy amdano, efallai yr hoffech ei archwilio ar ein gwefan neu ar Baidu a Google.

    https://www.smart-xlink.com/products.html

    Gwe:  www.hdv-tech.com <https://hdv-tech.cy.alibaba.com>

    Gwefan Google:https://www.hdv-fiber.com/

    Cyswllt Ffatri HDV:https://youtu.be/xpIZK8Zm4Og



    gwe聊天