• Giga@hdv-tech.com
  • 24-timers online service:
    • 7189078c
    • sns03
    • 6660e33e
    • youtube 拷贝
    • instagram

    Med mulighed for automatisk forhandling er dette Ethernet-switchprodukt fantastisk

    Indlægstid: 02-02-2022

    ADI ADIN2111 Ethernetskiftevil være det vigtigste introduktionsobjekt for det følgende indhold. Gennem denne artikel håber redaktøren, at alle kan have en vis viden og forståelse af dens relaterede situation og information. Detaljerne er som følger.

    ADIN2111 er en lavt strømforbrug, lav kompleksitet, dobbelt Ethernet-portskifteder integrerer en 10BASE-T1L PHY og en Serial Peripheral Interface (SPI) port. Enheden bruger en node med begrænset strømforbrug til industrielle Ethernet-applikationer og er kompatibel med IEEE® 802.3cg-2019™ Ethernet-standarden for langdistance 10 Mbps Single Pair Ethernet (SPE). Deskifte(gennemskåret eller store-and-forward) understøtter flere kablingskonfigurationer mellem de to Ethernet-porte og SPI-værtsporten, hvilket giver en fleksibel løsning til linje-, daisy-chain- eller ringnetværkstopologier.

    ADIN2111 understøtter op til 1700 meters kabelrækkevidde med et ultralavt strømforbrug på 77 mW. De to PHY-kerner understøtter 1,0 V pp- og 2,4 V pp-drift som defineret i IEEE 802.3cg-standarden og kan strømforsynes fra en enkelt 1,8 V eller 3,3 V forsyningsskinne. ADIN2111 er tilgængelig i en ikke-administreret konfiguration, hvor enheden automatisk videresender trafik mellem to Ethernet-porte.

    Enheden integrerer enskifte, to Ethernet fysiske lag (PHY) kerner med medieadgangskontrol (MAC) interfaces og alle tilhørende analoge kredsløb, input og output clock bufferenheder. Enheden inkluderer også interne bufferkøer, SPI- og undersystemregistre og kontrollogik til at styre nulstilling og urkontrol og hardwarepin-konfiguration.

    ADIN2111 integrerer spændingsforsyningsovervågningskredsløb og power-on-reset (POR) kredsløb for forbedret robusthed på systemniveau. Den 4-leder SPI, der bruges til at kommunikere med værten, kan konfigureres som OPEN Alliance SPI eller Generic SPI. Begge tilstande understøtter valgfri databeskyttelse eller Cyclic Redundancy Check (CRC).

    Hver PHY af ADIN2111 kan også konfigureres til at generere en hardwareafbrydelse efter en hardwarenulstilling (RESET pin trukket lavt) ved at indstille CRSM_HRD_RST_IRQ_EN bit i den tilsvarende PHY's System Interrupt Mask Register (CRSM_IRQ_MASK). Selvom begge PHY'er kan bruges til at generere hardwareafbrydelser, anbefales PHY 1 til dette formål. Efter at SPI-masteren modtager en hardwareafbrydelse fra INT-pinden, sættes PHYINT-bitten (henholdsvis P2_PHYINT-bitten) på statusregister 0 (henholdsvis statusregister 1) også til 1, hvilket giver besked om afbrydelsen fra PHY 1 (henholdsvis PHY). 2). Kilden til afbrydelsen kan derefter kontrolleres ved hjælp af CRSM_HRD_RST_IRQ_LH bit i den tilsvarende PHY's systemafbrydelsesstatusregister (CRSM_IRQ_STATUS).

    Til systemverifikation ved hjælp af en ekstern værtscontroller kan hver PHY i ADIN2111 anmodes om at generere en hardwareafbrydelse på INT-pinden ved hjælp af CRSM_SW_IRQ_REQ-bitten i System Interrupt Mask Register (CRSM_IRQ_MASK). Selvom begge PHY'er kan bruges til at generere hardwareafbrydelser, anbefales PHY 1 til dette formål. Efter at SPI-masteren modtager en hardwareafbrydelse fra INT-pinden, sættes PHYINT-bitten (henholdsvis P2_PHYINT-bitten) i statusregister 0 (henholdsvis statusregister 1) også til 1, hvilket giver besked om afbrydelsen fra PHY 1 (henholdsvis PHY). 2). Kilden til afbrydelsen kan derefter kontrolleres ved hjælp af CRSM_SW_IRQ_LH bit i den tilsvarende PHY's systemafbrydelsesstatusregister (CRSM_IRQ_STATUS).

    Hver ADIN2111 PHY kan også generere en systemfejlafbrydelse. Afbrydelsesflagene er placeret i den reserverede bitsektion af den tilsvarende PHY's systemafbrydelsesstatusregister (CRSM_IRQ_STATUS). Systemafbrydelsesmaskeregisteret (CRSM_IRQ_MASK) skal konfigureres på den tilsvarende PHY for at aktivere systemfejlafbrydelser. Se tabel 212 for detaljer om afbrydelsesmaskering. ADIN2111 skal gennemgå en hardwarenulstilling for at genoprette en systemfejlafbrydelse fra en af ​​de to PHY'er (den reserverede CRSM_IRQ_STATUS-bit læser 1 på den respektive PHY).

    ADIN2111 inkluderer et strømforsyningsovervågningskredsløb for at sikre, at chippen har den korrekte spændingsforsyning, før opstartssekvensen startes. Under opstart forbliver ADIN2111 i en hardware-nulstillingstilstand, indtil hver forsyning overstiger sin minimale stigende tærskel, og forsyningen anses for god.

    En hardwarenulstilling initieres af strøm-til-nulstillingskredsløbet eller ved at køre RESET-pinden lavt i mindst 10 µs. ADIN2111 inkluderer et deglitch-kredsløb på denne pin for at afvise impulser, der er kortere end 1 µs. Når NULSTIL-stiften er deaktiveret, forbliver alle input/output (I/O)-ben i tri-state-tilstand, hardwarekonfigurationsbenene er låst, og I/O-benene er konfigureret til deres funktionelle tilstand. Krystaloscillatorkredsløbet er aktiveret, når alle eksterne og interne strømforsyninger er gyldige og stabile. Efter at krystallen er startet og stabiliseret, aktiveres den faselåste sløjfe (PLL). Efter en forsinkelse på 90 ms (maks.), efter at RESET-pinden er deaktiveret, er alle interne ure hævet, den interne logik frigives fra nulstilling, og alle interne SPI-, PHY 1- og PHY 2-registre er tilgængelige fra SPI'en. CLK25_REF ur-output holdes lavt, når RESET-benet tages lavt og forbliver lavt i 70 ms (maks.), efter at RESET-pinden er sat lavt.

    Alt ovenstående indhold er hele den introduktion, som redaktøren bragte denne gang. Hvis du vil vide mere om det, kan du udforske det på vores hjemmeside eller på Baidu og Google.

    https://www.smart-xlink.com/products.html

    Web:  www.hdv-tech.com <https://hdv-tech.en.alibaba.com>

    Google hjemmeside:https://www.hdv-fiber.com/

    HDV Factory Link:https://youtu.be/xpIZK8Zm4Og



    web聊天