ADI ADIN2111 Ethernetkapcsolóa következő tartalom fő bevezető tárgya lesz. A szerkesztő reméli, hogy ezzel a cikkel mindenki megismerheti és megértheti a kapcsolódó helyzetet és információkat. A részletek a következők.
Az ADIN2111 alacsony fogyasztású, alacsony bonyolultságú, kettős Ethernet portkapcsolóamely egy 10BASE-T1L PHY-t és egy SPI (Serial Peripheral Interface) portot integrál. Az eszköz alacsony fogyasztású, korlátozott csomópontot használ az ipari Ethernet-alkalmazásokhoz, és megfelel az IEEE® 802.3cg-2019™ Ethernet szabványnak a nagy távolságú 10 Mbps egypáros Ethernet (SPE) számára. Akapcsoló(átvágás vagy tárolás és továbbítás) több kábelezési konfigurációt támogat a két Ethernet port és az SPI gazdaport között, rugalmas megoldást biztosítva a vonali, láncos vagy gyűrűs hálózati topológiákhoz.
Az ADIN2111 akár 1700 méteres kábeltávolságot is támogat, rendkívül alacsony, 77 mW-os energiafogyasztás mellett. A két PHY mag az IEEE 802.3cg szabványban meghatározott 1,0 V pp és 2,4 V pp működést támogat, és egyetlen 1,8 V-os vagy 3,3 V-os tápsínről táplálható. Az ADIN2111 nem felügyelt konfigurációban érhető el, ahol az eszköz automatikusan továbbítja a forgalmat két Ethernet port között.
A készülék integrálja akapcsoló, két Ethernet fizikai rétegű (PHY) mag médiahozzáférés-vezérlő (MAC) interfészekkel, valamint az összes kapcsolódó analóg áramkör, bemeneti és kimeneti óra pufferelő eszköz. Az eszköz belső puffersorokat, SPI- és alrendszer-regisztereket, valamint vezérlőlogikát is tartalmaz az alaphelyzetbe állítás és az óravezérlés, valamint a hardvertű-konfiguráció kezeléséhez.
Az ADIN2111 integrálja a feszültségellátás felügyeleti áramkörét és a Power-on-reset (POR) áramkört a jobb rendszerszintű robusztusság érdekében. A gazdagéppel való kommunikációhoz használt 4 vezetékes SPI OPEN Alliance SPI-ként vagy Generic SPI-ként konfigurálható. Mindkét mód támogatja az opcionális adatvédelmet vagy a ciklikus redundancia ellenőrzést (CRC).
Az ADIN2111 mindegyik PHY-ja úgy is konfigurálható, hogy hardveres megszakítást generáljon a hardver alaphelyzetbe állítása után (a RESET érintkező alacsonyra húzva) a CRSM_HRD_RST_IRQ_EN bit beállításával a megfelelő PHY rendszermegszakítási maszk regiszterében (CRSM_IRQ_MASK). Bár mindkét PHY használható hardveres megszakítások generálására, erre a célra a PHY 1 ajánlott. Miután az SPI master hardveres megszakítást kapott az INT lábról, a 0. állapotregiszter (illetve az 1. állapotregiszter) PHYINT bitje (illetve P2_PHYINT bit) szintén 1-re kerül, jelezve a megszakítást a PHY 1-től (illetve: PHY). 2) . A megszakítás forrása ezután ellenőrizhető a CRSM_HRD_RST_IRQ_LH bittel a megfelelő PHY rendszermegszakítási állapotregiszterében (CRSM_IRQ_STATUS).
Külső gazdavezérlővel történő rendszerellenőrzéshez az ADIN2111 minden PHY-ja felkérhető arra, hogy generáljon hardveres megszakítást az INT érintkezőn a System Interrupt Mask Register (CRSM_IRQ_MASK) CRSM_SW_IRQ_REQ bitjének használatával. Bár mindkét PHY használható hardveres megszakítások generálására, erre a célra a PHY 1 ajánlott. Miután az SPI master hardveres megszakítást kapott az INT lábról, a 0. állapotregiszterben (illetve az 1. állapotregiszterben) a PHYINT bit (illetve a P2_PHYINT bit) is 1-re kerül, jelezve a megszakítást a PHY 1-től (illetve: PHY). 2) . A megszakítás forrása ezután ellenőrizhető a CRSM_SW_IRQ_LH bittel a megfelelő PHY rendszermegszakítási állapotregiszterében (CRSM_IRQ_STATUS).
Minden ADIN2111 PHY rendszerhiba-megszakítást is generálhat. A megszakításjelzők a megfelelő PHY rendszermegszakítási állapotregiszterének (CRSM_IRQ_STATUS) fenntartott bitek szekciójában találhatók. A rendszermegszakítási maszk regisztert (CRSM_IRQ_MASK) konfigurálni kell a megfelelő PHY-n a rendszerhiba-megszakítások engedélyezéséhez. A megszakításmaszkolás részleteit lásd a 212. táblázatban. Az ADIN2111 hardver alaphelyzetbe állításon kell átesnie, hogy helyreálljon a két PHY egyikének rendszerhiba-megszakításából (a CRSM_IRQ_STATUS lefoglalt bit 1-et olvas a megfelelő PHY-n).
Az ADIN2111 tápegység-figyelő áramkört tartalmaz, amely biztosítja, hogy a chip megfelelő feszültségellátással rendelkezzen a bekapcsolási folyamat megkezdése előtt. Bekapcsoláskor az ADIN2111 hardver-visszaállítási állapotban marad mindaddig, amíg az egyes tápegységek túllépik a minimális emelkedő küszöbértéket, és a tápellátás jónak minősül.
A hardveres alaphelyzetbe állítást a bekapcsolási alaphelyzetbe állító áramkör vagy a RESET érintkező legalább 10 µs-ra történő levezetése kezdeményezi. Az ADIN2111 ezen a tűn egy hibaelhárító áramkört tartalmaz az 1 µs-nál rövidebb impulzusok elutasítására. Amikor a RESET érintkező ki van kapcsolva, az összes bemeneti/kimeneti (I/O) érintkező háromállapotú módban marad, a hardverkonfigurációs érintkezők reteszelve vannak, és az I/O lábak működési módjukra vannak konfigurálva. A kristályoszcillátor áramkör akkor engedélyezett, ha minden külső és belső tápegység érvényes és stabil. Miután a kristály elindul és stabilizálódik, a fáziszárolt hurok (PLL) engedélyezve van. 90 ms-os (maximum) késleltetés után a RESET érintkező eltávolítása után minden belső órajel érvényesül, a belső logika felszabadul az alaphelyzetbe állításból, és minden belső SPI, PHY 1 és PHY 2 regiszter elérhető az SPI-ről. A CLK25_REF órakimenet alacsonyan marad, amikor a RESET érintkezőt alacsonyra csökkentik, és alacsonyan marad 70 ms-ig (max.) a RESET láb alacsony szintre állítása után.
A fenti tartalom mind a bevezető, amelyet a szerkesztő ezúttal hozott. Ha többet szeretne megtudni róla, érdemes lehet felfedeznie webhelyünkön vagy a Baidu és a Google oldalán.
https://www.smart-xlink.com/products.html
Web: www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
Google webhely:https://www.hdv-fiber.com/
HDV gyári kapcsolat:https://youtu.be/xpIZK8Zm4Og