ADI ADIN2111 Ethernetskiptaverður aðal kynningarefni eftirfarandi efnis. Með þessari grein vonar ritstjórinn að allir geti haft einhverja þekkingu og skilning á tengdum aðstæðum og upplýsingum. Upplýsingarnar eru sem hér segir.
ADIN2111 er lágt afl, lítið flókið, tvöfalt Ethernet tengiskiptasem samþættir 10BASE-T1L PHY og Serial Peripheral Interface (SPI) tengi. Tækið notar hnút með litlum afli fyrir iðnaðar Ethernet forrit og er í samræmi við IEEE® 802.3cg-2019™ Ethernet staðal fyrir langlínu 10 Mbps Single Pair Ethernet (SPE). Theskipta(skera í gegnum eða geyma-og-fram) styður margar kaðallstillingar á milli tveggja Ethernet tengisins og SPI hýsiltengisins, sem veitir sveigjanlega lausn fyrir línu-, keðju- eða hringkerfissvæði.
ADIN2111 styður allt að 1700 metra af snúru með ofurlítil orkunotkun upp á 77 mW. PHY kjarnanir tveir styðja 1,0 V pp og 2,4 V pp aðgerð eins og skilgreint er í IEEE 802.3cg staðlinum og hægt er að knýja þá frá einni 1,8 V eða 3,3 V framboðsbraut. ADIN2111 er fáanlegur í óstýrðri uppsetningu þar sem tækið sendir sjálfkrafa umferð á milli tveggja Ethernet tengi.
Tækið samþættir askipta, tveir Ethernet líkamlegt lag (PHY) kjarna með miðöldum aðgangsstýringu (MAC) tengi, og öllum tilheyrandi hliðrænum rafrásum, inntaks- og úttaksklukkubúnaði. Tækið inniheldur einnig innri biðraðir, SPI og undirkerfisskrár, og stjórnunarrökfræði til að stjórna endurstillingu og klukkustýringu og uppsetningu vélbúnaðarpinna.
ADIN2111 samþættir vöktunarrásir spennugjafa og POR-rásar (power-on-reset) til að auka styrkleika á kerfisstigi. Hægt er að stilla 4-víra SPI sem notaður er til að hafa samskipti við gestgjafann sem OPEN Alliance SPI eða Generic SPI. Báðar stillingar styðja valfrjálsa gagnavernd eða Cyclic Redundancy Check (CRC).
Einnig er hægt að stilla hvern PHY af ADIN2111 til að mynda vélbúnaðarrof eftir endurstillingu vélbúnaðar (RESET pinna dreginn lágt) með því að stilla CRSM_HRD_RST_IRQ_EN bitann í samsvarandi PHY's System Interrupt Mask Register (CRSM_IRQ_MASK). Þó að hægt sé að nota bæði PHY til að búa til truflanir á vélbúnaði er mælt með PHY 1 í þessum tilgangi. Eftir að SPI meistarinn fær vélbúnaðarrof frá INT pinnanum er PHYINT bitinn (í sömu röð, P2_PHYINT bitinn) á stöðuskrá 0 (í sömu röð, stöðuskrá 1) einnig stilltur á 1, sem tilkynnir truflunina frá PHY 1 (í sömu röð, PHY 2). Uppruni truflunarinnar er síðan hægt að athuga með því að nota CRSM_HRD_RST_IRQ_LH bitann í samsvarandi PHY's System Interrupt Status Register (CRSM_IRQ_STATUS).
Fyrir kerfissannprófun með því að nota ytri hýsilstýringu er hægt að biðja um hvern PHY af ADIN2111 að búa til vélbúnaðarrof á INT pinnanum með því að nota CRSM_SW_IRQ_REQ bitann í System Interrupt Mask Register (CRSM_IRQ_MASK). Þó að hægt sé að nota bæði PHY til að búa til truflanir á vélbúnaði er mælt með PHY 1 í þessum tilgangi. Eftir að SPI meistarinn fær vélbúnaðarrof frá INT pinnanum er PHYINT bitinn (í sömu röð, P2_PHYINT bitinn) í stöðuskrá 0 (í sömu röð, stöðuskrá 1) einnig stilltur á 1, sem tilkynnir truflunina frá PHY 1 (í sömu röð, PHY 2). Uppruni truflunarinnar er síðan hægt að athuga með því að nota CRSM_SW_IRQ_LH bitann í samsvarandi PHY's System Interrupt Status Register (CRSM_IRQ_STATUS).
Hver ADIN2111 PHY getur einnig búið til truflun á kerfisvillu. Truflunarfánarnir eru staðsettir í fráteknum bitahluta samsvarandi PHY's System Interrupt Status Register (CRSM_IRQ_STATUS). Kerfisrofsgrímuskráin (CRSM_IRQ_MASK) verður að vera stillt á samsvarandi PHY til að virkja truflun á kerfisvillu. Sjá töflu 212 fyrir nánari upplýsingar um truflunargrímu. ADIN2111 verður að gangast undir endurstillingu á vélbúnaði til að endurheimta kerfisvilluröskun frá einum af tveimur PHY-tækjum (CRSM_IRQ_STATUS frátekinn biti les 1 á viðkomandi PHY).
ADIN2111 inniheldur vöktunarrás aflgjafa til að tryggja að flísin hafi rétta spennugjafa áður en ræsingarröð er hafin. Við ræsingu er ADIN2111 áfram í vélbúnaðarstillingu þar til hvert framboð fer yfir lágmarkshækkandi þröskuldinn og framboðið er talið gott.
Núllstilling vélbúnaðar er hafin af endurstillingarrásinni sem er kveikt á eða með því að keyra RESET pinna lágt í að minnsta kosti 10 µs. ADIN2111 inniheldur deglitch hringrás á þessum pinna til að hafna púlsum styttri en 1 µs. Þegar RESET pinninn er tekinn af, eru allir inntaks/úttakspinnar (I/O) pinnar áfram í þrístöðu, vélbúnaðarstillingapinnar eru læstir og inn/út pinnar eru stilltir í virkniham. Kristalsveiflurásin er virkjuð þegar öll ytri og innri aflgjafi er gild og stöðug. Eftir að kristalinn byrjar og verður stöðugur er fasalæst lykkja (PLL) virkjuð. Eftir 90 ms töf (hámark) eftir að RESET pinninn hefur verið tekinn af, eru allar innri klukkur settar á, innri rökfræði losnar úr endurstillingu og allar innri SPI, PHY 1 og PHY 2 skrár eru aðgengilegar frá SPI. CLK25_REF klukkuúttakinu er haldið lágu þegar RESET pinninn er tekinn lágt og helst lágt í 70 ms (hámark) eftir að RESET pinninn er lítill.
Allt ofangreint efni er öll kynningin sem ritstjórinn flutti að þessu sinni. Ef þú vilt vita meira um það gætirðu viljað kanna það á vefsíðunni okkar eða á Baidu og Google.
https://www.smart-xlink.com/products.html
Vefur: www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
Google vefsíða:https://www.hdv-fiber.com/
HDV verksmiðjutenging:https://youtu.be/xpIZK8Zm4Og