ADI ADIN2111 អ៊ីសឺរណិតប្តូរនឹងជាវត្ថុណែនាំសំខាន់នៃខ្លឹមសារខាងក្រោម។ តាមរយៈអត្ថបទនេះ អ្នកនិពន្ធសង្ឃឹមថា អ្នកគ្រប់គ្នាអាចមានចំណេះដឹង និងការយល់ដឹងខ្លះៗអំពីស្ថានភាព និងព័ត៌មានដែលពាក់ព័ន្ធរបស់វា។ ព័ត៌មានលម្អិតមានដូចខាងក្រោម។
ADIN2111 គឺជាថាមពលទាប ភាពស្មុគស្មាញទាប ច្រក Ethernet ពីរប្តូរដែលរួមបញ្ចូលច្រក 10BASE-T1L PHY និងច្រក Serial Peripheral Interface (SPI) ។ ឧបករណ៍នេះប្រើប្រាស់ថ្នាំងដែលមានកម្រិតថាមពលទាបសម្រាប់កម្មវិធី Industrial Ethernet និងអនុលោមតាមស្តង់ដារ IEEE® 802.3cg-2019™ Ethernet សម្រាប់ចម្ងាយឆ្ងាយ 10 Mbps Single Pair Ethernet (SPE)។ នេះ។ប្តូរ(កាត់តាម ឬហាង និងទៅមុខ) គាំទ្រការកំណត់រចនាសម្ព័ន្ធខ្សែច្រើនរវាងច្រក Ethernet ទាំងពីរ និងច្រកម៉ាស៊ីន SPI ដោយផ្តល់នូវដំណោះស្រាយដែលអាចបត់បែនបានសម្រាប់បណ្តាញខ្សែ, daisy-chain ឬ ring network topologies។
ADIN2111 គាំទ្រដល់ខ្សែរហូតដល់ 1700 ម៉ែត្រ ជាមួយនឹងការប្រើប្រាស់ថាមពលទាបបំផុត 77 mW ។ ស្នូល PHY ទាំងពីរគាំទ្រប្រតិបត្តិការ 1.0 V pp និង 2.4 V pp ដូចដែលបានកំណត់ក្នុងស្តង់ដារ IEEE 802.3cg ហើយអាចដំណើរការពីផ្លូវដែកផ្គត់ផ្គង់ 1.8 V ឬ 3.3 V តែមួយ។ ADIN2111 មាននៅក្នុងការកំណត់ដែលមិនអាចគ្រប់គ្រងបាន ដែលឧបករណ៍បញ្ជូនចរាចរណ៍ដោយស្វ័យប្រវត្តិរវាងច្រក Ethernet ពីរ។
ឧបករណ៍រួមបញ្ចូល កប្តូរស្នូល Ethernet Physical Layer (PHY) ពីរដែលមានចំណុចប្រទាក់ការគ្រប់គ្រងការចូលប្រើមេឌៀ (MAC) និងសៀគ្វីអាណាឡូកដែលពាក់ព័ន្ធទាំងអស់ ឧបករណ៍បញ្ចូល និងទិន្នផលនាឡិកាសតិបណ្ដោះអាសន្ន។ ឧបករណ៍នេះក៏រួមបញ្ចូលទាំងជួរសតិបណ្ដោះអាសន្នខាងក្នុង ការចុះឈ្មោះ SPI និងប្រព័ន្ធរង និងតក្កវិជ្ជាគ្រប់គ្រងដើម្បីគ្រប់គ្រងការកំណត់ឡើងវិញ និងការត្រួតពិនិត្យនាឡិកា និងការកំណត់រចនាសម្ព័ន្ធម្ជុលផ្នែករឹង។
ADIN2111 រួមបញ្ចូលសៀគ្វីត្រួតពិនិត្យការផ្គត់ផ្គង់វ៉ុល និងសៀគ្វីកំណត់ថាមពលឡើងវិញ (POR) សម្រាប់ការធ្វើឱ្យប្រសើរឡើងនូវភាពរឹងមាំនៃកម្រិតប្រព័ន្ធ។ SPI 4-wire ដែលប្រើដើម្បីទំនាក់ទំនងជាមួយម៉ាស៊ីនអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធជា OPEN Alliance SPI ឬ Generic SPI ។ របៀបទាំងពីរនេះគាំទ្រការការពារទិន្នន័យស្រេចចិត្ត ឬ Cyclic Redundancy Check (CRC)។
PHY នីមួយៗនៃ ADIN2111 ក៏អាចត្រូវបានកំណត់រចនាសម្ព័ន្ធដើម្បីបង្កើតការរំខានផ្នែករឹង បន្ទាប់ពីការកំណត់ផ្នែករឹងឡើងវិញ (RESET pin ធ្លាក់ចុះទាប) ដោយកំណត់ប៊ីត CRSM_HRD_RST_IRQ_EN នៅក្នុងការចុះឈ្មោះរបាំងរំខានប្រព័ន្ធរបស់ PHY (CRSM_IRQ_MASK)។ ទោះបីជា PHYs ទាំងពីរអាចត្រូវបានប្រើដើម្បីបង្កើតការរំខានផ្នែករឹងក៏ដោយ PHY 1 ត្រូវបានណែនាំសម្រាប់គោលបំណងនេះ។ បន្ទាប់ពីមេ SPI ទទួលបានការរំខានផ្នែករឹងពី INT pin នោះ PHYINT bit (រៀងគ្នា P2_PHYINT bit) នៅលើ status register 0 (រៀងគ្នា status register 1) ក៏ត្រូវបានកំណត់ទៅ 1 ដោយជូនដំណឹងពីការរំខានពី PHY 1 (រៀងគ្នា PHY 2) ។ ប្រភពនៃការរំខានអាចត្រូវបានពិនិត្យដោយប្រើប៊ីត CRSM_HRD_RST_IRQ_LH នៅក្នុងការចុះឈ្មោះស្ថានភាពរំខានប្រព័ន្ធរបស់ PHY (CRSM_IRQ_STATUS)។
សម្រាប់ការផ្ទៀងផ្ទាត់ប្រព័ន្ធដោយប្រើឧបករណ៍បញ្ជាម៉ាស៊ីនខាងក្រៅ PHY នីមួយៗនៃ ADIN2111 អាចត្រូវបានស្នើសុំដើម្បីបង្កើតការរំខានផ្នែករឹងនៅលើម្ជុល INT ដោយប្រើប៊ីត CRSM_SW_IRQ_REQ នៅក្នុងការចុះឈ្មោះរបាំងរំខានប្រព័ន្ធ (CRSM_IRQ_MASK) ។ ទោះបីជា PHYs ទាំងពីរអាចត្រូវបានប្រើដើម្បីបង្កើតការរំខានផ្នែករឹងក៏ដោយ PHY 1 ត្រូវបានណែនាំសម្រាប់គោលបំណងនេះ។ បន្ទាប់ពីមេ SPI ទទួលបានការរំខានផ្នែករឹងពីម្ជុល INT ប៊ីត PHYINT (រៀងគ្នា P2_PHYINT ប៊ីត) នៅក្នុងការចុះឈ្មោះស្ថានភាព 0 (រៀងគ្នា ចុះឈ្មោះស្ថានភាព 1) ក៏ត្រូវបានកំណត់ទៅ 1 ដោយជូនដំណឹងពីការរំខានពី PHY 1 (រៀងគ្នា PHY 2) ។ ប្រភពនៃការរំខានអាចត្រូវបានពិនិត្យដោយប្រើប៊ីត CRSM_SW_IRQ_LH នៅក្នុងការចុះឈ្មោះស្ថានភាពរំខានប្រព័ន្ធរបស់ PHY (CRSM_IRQ_STATUS)។
ADIN2111 PHY នីមួយៗក៏អាចបង្កើតការរំខានប្រព័ន្ធផងដែរ។ ទង់ដែលរំខានមានទីតាំងនៅក្នុងផ្នែកប៊ីតដែលបានបម្រុងទុកនៃ PHY's System Interrupt Status Register (CRSM_IRQ_STATUS) ដែលត្រូវគ្នា។ ការចុះឈ្មោះរបាំងរំខានប្រព័ន្ធ (CRSM_IRQ_MASK) ត្រូវតែកំណត់រចនាសម្ព័ន្ធនៅលើ PHY ដែលត្រូវគ្នា ដើម្បីបើកដំណើរការរំខានប្រព័ន្ធ។ សូមមើលតារាង 212 សម្រាប់ព័ត៌មានលម្អិតអំពីការបិទបាំងរំខាន។ ADIN2111 ត្រូវតែឆ្លងកាត់ការកំណត់ផ្នែករឹងឡើងវិញ ដើម្បីសង្គ្រោះពីបញ្ហាប្រព័ន្ធដែលរំខានពី PHYs មួយក្នុងចំណោម PHYs ទាំងពីរ (CRSM_IRQ_STATUS ដែលបានបម្រុងទុកប៊ីតអាន 1 នៅលើ PHY រៀងៗខ្លួន)។
ADIN2111 រួមបញ្ចូលសៀគ្វីត្រួតពិនិត្យការផ្គត់ផ្គង់ថាមពល ដើម្បីធានាថាបន្ទះឈីបមានការផ្គត់ផ្គង់វ៉ុលត្រឹមត្រូវ មុនពេលចាប់ផ្តើមដំណើរការលំដាប់ថាមពល។ កំឡុងពេលបញ្ចូលថាមពល ADIN2111 នៅតែស្ថិតក្នុងស្ថានភាពកំណត់ផ្នែករឹងឡើងវិញ រហូតដល់ការផ្គត់ផ្គង់នីមួយៗលើសពីកម្រិតអប្បបរមានៃការកើនឡើងរបស់វា ហើយការផ្គត់ផ្គង់ត្រូវបានចាត់ទុកថាល្អ។
ការកំណត់ផ្នែករឹងឡើងវិញត្រូវបានផ្តួចផ្តើមដោយសៀគ្វីកំណត់ឡើងវិញដោយបើកថាមពល ឬដោយការជំរុញឱ្យម្ជុល RESET ទាបយ៉ាងហោចណាស់ 10 µs ។ ADIN2111 រួមបញ្ចូលសៀគ្វី deglitch នៅលើម្ជុលនេះដើម្បីបដិសេធជីពចរខ្លីជាង 1 µs ។ នៅពេលដែលម្ជុល RESET ត្រូវបានលុបចោល ម្ជុលបញ្ចូល/ទិន្នផល (I/O) ទាំងអស់នៅតែស្ថិតក្នុងទម្រង់បីរដ្ឋ ម្ជុលកំណត់រចនាសម្ព័ន្ធផ្នែករឹងត្រូវបានបិទភ្ជាប់ ហើយម្ជុល I/O ត្រូវបានកំណត់រចនាសម្ព័ន្ធទៅជារបៀបមុខងាររបស់វា។ សៀគ្វីលំយោលគ្រីស្តាល់ត្រូវបានបើកនៅពេលដែលការផ្គត់ផ្គង់ថាមពលខាងក្រៅ និងខាងក្នុងទាំងអស់មានសុពលភាព និងមានស្ថេរភាព។ បន្ទាប់ពីគ្រីស្តាល់ចាប់ផ្តើម និងស្ថេរភាព រង្វិលជុំចាក់សោដំណាក់កាល (PLL) ត្រូវបានបើក។ បន្ទាប់ពីការពន្យាពេល 90 ms (អតិបរមា) បន្ទាប់ពី RESET pin ត្រូវបានលុបចោល នាឡិកាខាងក្នុងទាំងអស់ត្រូវបានអះអាង តក្កវិទ្យាខាងក្នុងត្រូវបានដោះលែងពីការកំណត់ឡើងវិញ ហើយការចុះឈ្មោះខាងក្នុងទាំងអស់ SPI, PHY 1 និង PHY 2 អាចចូលប្រើបានពី SPI ។ ទិន្នផលនាឡិកា CLK25_REF ត្រូវបានរក្សាកម្រិតទាប នៅពេលដែលម្ជុល RESET ត្រូវបានគេយកទាប ហើយនៅតែមានកម្រិតទាបសម្រាប់ 70 ms (អតិបរមា) បន្ទាប់ពីម្ជុល RESET ត្រូវបានយកទាប។
ខ្លឹមសារទាំងអស់ខាងលើ គឺជាសេចក្តីណែនាំទាំងអស់ដែលនាំមកដោយអ្នកកែសម្រួលនាពេលនេះ។ ប្រសិនបើអ្នកចង់ដឹងបន្ថែមអំពីវា អ្នកប្រហែលជាចង់ស្វែងរកវានៅលើគេហទំព័ររបស់យើង ឬនៅលើ Baidu និង Google ។
https://www.smart-xlink.com/products.html
គេហទំព័រ៖ www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
គេហទំព័រ Google៖https://www.hdv-fiber.com/
តំណភ្ជាប់រោងចក្រ HDV៖https://youtu.be/xpIZK8Zm4Og