D'Duerchloch selwer huet parasitesch Kapazitéit zum Buedem. Wann den Duerchmiesser vum Isolatiounsloch op der Buedemschicht vum Duerchmiesser bekannt ass D2 ze sinn, ass den Duerchmiesser vum Duerchmiesser Pad D1, d'Dicke vum PCB Board ass T, an d'Dielektresch Konstant vum Board Substrat ass ε, D'parasitär Kapazitéit vun der Via ass ongeféier C=1.41 ε TD1/(D2-D1)
Den Haaptimpakt vun der parasitärer Kapazitéit op de Circuit verursaacht duerch Vias ass datt et d'Signalzäit verlängert an d'Geschwindegkeet vum Circuit reduzéiert. Zum Beispill, fir e PCB Board mat enger Dicke vu 50 Mil, wann e Vias mat engem banneschten Duerchmiesser vun 10 Mil an engem Pad Duerchmiesser vun 20 Mil benotzt ginn, an d'Distanz tëscht dem Pad an dem Kupfergebitt um Buedem ass 32 Mil , Mir kënnen ongeféier d'parasitär Kapazitéit vun de Vias mat der uewe genannter Formel berechnen wéi follegt: C = 1.41 x 4.4x 0.050 x 0.020 / (0.032-0.020) = 0.517pF, D'Steigerzäitvariatioun verursaacht duerch dës Kapazitéit ass: T10-90 =2.2C (Z0/2)=2.2x0.517x (55/2)=31.28ps. Vun dëse Wäerter kann et gesi ginn datt och wann d'parasitär Kapazitéit vun enger eenzeger Via net e wesentlechen Effekt op d'Verlängerung vum Opstieg kann hunn, sollt virsiichteg ausgeübt ginn wann Vias e puer Mol an der Wiring fir Interlayer-Schaltung benotzt ginn.
Zesumme mat der parasitärer Kapazitéit an der Via gëtt et och eng parasitär Induktioun. D'parasitesch Serie Induktioun schwächt de Bäitrag vun der Bypass Kapazitéit a schwächt d'Filtereffizienz vum ganze Stroumsystem. Déi folgend Formel kann benotzt ginn fir einfach eng geschätzte parasitesch Induktioun an der Via ze berechnen:
L=5,08h [ln (4h/d)+1], wou L op d'Induktioun vum Duerchgangsloch bezitt, h ass d'Längt vum Duerchgank, an d ass den Duerchmiesser vum zentrale Buerloch. Aus der Equatioun kann et gesi ginn datt den Duerchmiesser vun der Via e klengen Impakt op d'Induktioun huet, während d'Längt vun der Via de gréissten Impakt op d'Induktioun huet. Mat dem uewe genannte Beispill kann d'Induktioun vun der Via als L = 5.08x0.050 [ln (4x0.050/0.010) + 1] = 1.015nH berechent ginn. Wann d'Steigerzäit vum Signal 1ns ass, ass seng gläichwäerteg Impedanzgréisst: XL = π L / T10-90 = 3.19 Ω.
Zesummefaassend:
Wiel vun engem dënnen PCB ass gutt fir parasitär Parameteren ze reduzéieren
Probéiert net Schichten z'änneren oder onnéideg Vias fir Signalrouting ze benotzen
Drill Lächer no bei der Energieversuergung an dem Buedem, a wat méi kuerz a méi déck ass d'Verdrahtung vun de Lächer a Pins, desto besser
Plaz méi Buedem Lächer no bei der Signalschalterschicht fir de nootste Circuit fir d'Signal ze bidden
Wann Dir eng Serie vun opteschen Glasfaserprodukter maacht, wéi zum Beispill opteschen Modul,ONU, opteschen Fasermodul,OLTModul, etc., Dir musst den Impakt vu Vias op Bosa berücksichtegen, Iwwerdroung vum Auge Diagramm, Ausstierwensverhältnis, etc., oder den Impakt op Empfangsempfindlechkeet
Dat hei uewen ass e kuerzen Iwwerbléck iwwer "Aféierung zu Schlësselparameter vu BOSA - iwwer Gréisst (II)", déi als Referenz benotzt ka ginn. Eis Firma huet eng zimlech staark technesch Equipe a kann berufflech technesch Servicer fir Clienten bidden. Am Moment huet eis Firma diversifizéiert Produkter: intelligentonu, Kommunikatioun opteschen Modul, opteschen Faser Modul, sfp opteschen Modul,oltEquipement, Ethernetschaltan aner Reseau Equipement. Wann Dir braucht, kënnt Dir méi iwwer si léieren.