ADI ADIN2111 Ethernetsuisakan menjadi objek pengenalan utama kandungan berikut. Melalui artikel ini, editor berharap semua orang dapat mengetahui dan memahami situasi dan maklumat berkaitannya. Butirannya adalah seperti berikut.
ADIN2111 ialah kuasa rendah, kerumitan rendah, port dwi Ethernetsuisyang menyepadukan 10BASE-T1L PHY dan port Antara Muka Peranti Bersiri (SPI). Peranti ini menggunakan nod terhad kuasa rendah untuk aplikasi Ethernet Industri dan mematuhi piawaian Ethernet IEEE® 802.3cg-2019™ untuk jarak jauh 10 Mbps Single Pair Ethernet (SPE). Thesuis(cut-through atau store-and-forward) menyokong berbilang konfigurasi kabel antara dua port Ethernet dan port hos SPI, menyediakan penyelesaian yang fleksibel untuk topologi rangkaian talian, daisy-chain atau ring.
ADIN2111 menyokong capaian kabel sehingga 1700 meter dengan penggunaan kuasa ultra rendah sebanyak 77 mW. Dua teras PHY menyokong operasi 1.0 V pp dan 2.4 V pp seperti yang ditakrifkan dalam standard IEEE 802.3cg dan boleh dikuasakan daripada rel bekalan 1.8 V atau 3.3 V tunggal. ADIN2111 tersedia dalam konfigurasi tidak terurus di mana peranti memajukan trafik secara automatik antara dua port Ethernet.
Peranti menyepadukan asuis, dua teras lapisan fizikal Ethernet (PHY) dengan antara muka kawalan akses media (MAC), dan semua litar analog yang berkaitan, peranti penimbal jam input dan output. Peranti ini juga termasuk baris gilir penimbal dalaman, daftar SPI dan subsistem, dan logik kawalan untuk mengurus tetapan semula dan kawalan jam dan konfigurasi pin perkakasan.
ADIN2111 menyepadukan litar pemantauan bekalan voltan dan litar power-on-reset (POR) untuk kekukuhan tahap sistem yang lebih baik. SPI 4-wayar yang digunakan untuk berkomunikasi dengan hos boleh dikonfigurasikan sebagai OPEN Alliance SPI atau SPI Generik. Kedua-dua mod menyokong perlindungan data pilihan atau Cyclic Redundancy Check (CRC).
Setiap PHY ADIN2111 juga boleh dikonfigurasikan untuk menjana gangguan perkakasan selepas tetapan semula perkakasan (PIN RESET ditarik rendah) dengan menetapkan bit CRSM_HRD_RST_IRQ_EN dalam Daftar Topeng Gangguan Sistem PHY yang sepadan (CRSM_IRQ_MASK). Walaupun kedua-dua PHY boleh digunakan untuk menjana gangguan perkakasan, PHY 1 disyorkan untuk tujuan ini. Selepas induk SPI menerima gangguan perkakasan daripada pin INT, bit PHYINT (masing-masing, bit P2_PHYINT) pada daftar status 0 (masing-masing, daftar status 1) juga ditetapkan kepada 1, memberitahu gangguan daripada PHY 1 (masing-masing, PHY 2) . Sumber gangguan kemudiannya boleh disemak menggunakan bit CRSM_HRD_RST_IRQ_LH dalam Daftar Status Gangguan Sistem PHY (CRSM_IRQ_STATUS) yang sepadan.
Untuk pengesahan sistem menggunakan pengawal hos luaran, setiap PHY ADIN2111 boleh diminta untuk menjana gangguan perkakasan pada pin INT menggunakan bit CRSM_SW_IRQ_REQ dalam Daftar Topeng Gangguan Sistem (CRSM_IRQ_MASK). Walaupun kedua-dua PHY boleh digunakan untuk menjana gangguan perkakasan, PHY 1 disyorkan untuk tujuan ini. Selepas induk SPI menerima gangguan perkakasan daripada pin INT, bit PHYINT (masing-masing, bit P2_PHYINT) dalam daftar status 0 (masing-masing, daftar status 1) juga ditetapkan kepada 1, memberitahu gangguan daripada PHY 1 (masing-masing, PHY 2) . Sumber gangguan kemudiannya boleh disemak menggunakan bit CRSM_SW_IRQ_LH dalam Daftar Status Gangguan Sistem (CRSM_IRQ_STATUS) PHY yang sepadan.
Setiap ADIN2111 PHY juga boleh menjana gangguan ralat sistem. Bendera gangguan terletak di bahagian bit terpelihara pada Daftar Status Gangguan Sistem PHY (CRSM_IRQ_STATUS) yang sepadan. Daftar topeng gangguan sistem (CRSM_IRQ_MASK) mesti dikonfigurasikan pada PHY yang sepadan untuk membolehkan gangguan ralat sistem. Lihat Jadual 212 untuk butiran mengenai penyamaran gangguan. ADIN2111 mesti menjalani tetapan semula perkakasan untuk pulih daripada gangguan ralat sistem daripada salah satu daripada dua PHY (bit simpanan CRSM_IRQ_STATUS berbunyi 1 pada PHY masing-masing).
ADIN2111 termasuk litar pemantauan bekalan kuasa untuk memastikan bahawa cip mempunyai bekalan voltan yang betul sebelum memulakan jujukan kuasa. Semasa kuasa, ADIN2111 kekal dalam keadaan tetapan semula perkakasan sehingga setiap bekalan melebihi ambang peningkatan minimumnya dan bekalan dianggap baik.
Tetapan semula perkakasan dimulakan oleh litar tetapan semula kuasa atau dengan memacu pin RESET rendah selama sekurang-kurangnya 10 µs. ADIN2111 termasuk litar deglitch pada pin ini untuk menolak denyutan yang lebih pendek daripada 1 µs. Apabila pin RESET dinyahtegaskan, semua pin input/output (I/O) kekal dalam mod tri-keadaan, pin konfigurasi perkakasan dilekatkan, dan pin I/O dikonfigurasikan kepada mod fungsinya. Litar pengayun kristal didayakan apabila semua bekalan kuasa luaran dan dalaman adalah sah dan stabil. Selepas kristal bermula dan stabil, gelung berkunci fasa (PLL) didayakan. Selepas kelewatan 90 ms (maks) selepas pin RESET dinyahtegaskan, semua jam dalaman ditegaskan, logik dalaman dilepaskan daripada tetapan semula, dan semua daftar dalaman SPI, PHY 1 dan PHY 2 boleh diakses daripada SPI. Output jam CLK25_REF ditahan rendah apabila pin RESET diambil rendah dan kekal rendah selama 70 ms (maks) selepas pin RESET diambil rendah.
Semua kandungan di atas adalah semua pengenalan yang dibawakan oleh editor kali ini. Jika anda ingin mengetahui lebih lanjut mengenainya, anda mungkin ingin menerokainya di tapak web kami atau di Baidu dan Google.
https://www.smart-xlink.com/products.html
web: www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
Laman Web Google:https://www.hdv-fiber.com/
Pautan Kilang HDV:https://youtu.be/xpIZK8Zm4Og