ADI ADIN2111 Ethernetbrytervil være det viktigste introduksjonsobjektet for følgende innhold. Gjennom denne artikkelen håper redaktøren at alle kan ha litt kunnskap og forståelse av den relaterte situasjonen og informasjonen. Detaljene er som følger.
ADIN2111 er en dobbel Ethernet-port med lav effekt og lav kompleksitetbrytersom integrerer en 10BASE-T1L PHY og en Serial Peripheral Interface (SPI) port. Enheten bruker en node med lavt strømforbruk for industrielle Ethernet-applikasjoner og er kompatibel med IEEE® 802.3cg-2019™ Ethernet-standarden for langdistanse 10 Mbps Single Pair Ethernet (SPE). Debryter(cut-through eller store-and-forward) støtter flere kablingskonfigurasjoner mellom de to Ethernet-portene og SPI-vertsporten, og gir en fleksibel løsning for linje-, seriekjede- eller ringnettverkstopologier.
ADIN2111 støtter opptil 1700 meter kabelrekkevidde med ultralavt strømforbruk på 77 mW. De to PHY-kjernene støtter 1,0 V pp og 2,4 V pp-drift som definert i IEEE 802.3cg-standarden og kan drives fra en enkelt 1,8 V eller 3,3 V forsyningsskinne. ADIN2111 er tilgjengelig i en uadministrert konfigurasjon der enheten automatisk videresender trafikk mellom to Ethernet-porter.
Enheten integrerer enbryter, to Ethernet fysiske lag (PHY) kjerner med media access control (MAC) grensesnitt, og alle tilhørende analoge kretser, inngangs- og utgangsklokkebufferenheter. Enheten inkluderer også interne bufferkøer, SPI- og undersystemregistre, og kontrolllogikk for å administrere tilbakestilling og klokkekontroll og maskinvarepinkonfigurasjon.
ADIN2111 integrerer spenningsforsyningsovervåkingskretser og power-on-reset (POR)-kretser for forbedret robusthet på systemnivå. 4-leder SPI som brukes til å kommunisere med verten kan konfigureres som OPEN Alliance SPI eller Generic SPI. Begge modusene støtter valgfri databeskyttelse eller Cyclic Redundancy Check (CRC).
Hver PHY av ADIN2111 kan også konfigureres til å generere et maskinvareavbrudd etter en tilbakestilling av maskinvare (RESET-pinnen trukket lavt) ved å sette CRSM_HRD_RST_IRQ_EN-biten i det tilsvarende PHYs systemavbruddmaskeregister (CRSM_IRQ_MASK). Selv om begge PHY-ene kan brukes til å generere maskinvareavbrudd, anbefales PHY 1 for dette formålet. Etter at SPI-masteren mottar et maskinvareavbrudd fra INT-pinnen, settes PHYINT-biten (henholdsvis P2_PHYINT-biten) på statusregister 0 (henholdsvis statusregister 1) også til 1, og varsler avbruddet fra PHY 1 (henholdsvis PHY 2) . Kilden til avbruddet kan deretter kontrolleres ved å bruke CRSM_HRD_RST_IRQ_LH-biten i den tilsvarende PHYs systemavbruddsstatusregister (CRSM_IRQ_STATUS).
For systemverifisering ved bruk av en ekstern vertskontroller, kan hver PHY av ADIN2111 bli bedt om å generere et maskinvareavbrudd på INT-pinnen ved å bruke CRSM_SW_IRQ_REQ-biten i systemavbruddsmaskeregisteret (CRSM_IRQ_MASK). Selv om begge PHY-ene kan brukes til å generere maskinvareavbrudd, anbefales PHY 1 for dette formålet. Etter at SPI-masteren mottar et maskinvareavbrudd fra INT-pinnen, settes PHYINT-biten (henholdsvis P2_PHYINT-biten) i statusregister 0 (henholdsvis statusregister 1) også til 1, og varsler avbruddet fra PHY 1 (henholdsvis PHY) 2) . Kilden til avbruddet kan deretter kontrolleres ved å bruke CRSM_SW_IRQ_LH-biten i den tilsvarende PHYs systemavbruddsstatusregister (CRSM_IRQ_STATUS).
Hver ADIN2111 PHY kan også generere et systemfeilavbrudd. Avbruddsflaggene er lokalisert i den reserverte bitseksjonen i den tilsvarende PHYs systemavbruddsstatusregister (CRSM_IRQ_STATUS). Systemavbruddsmaskeregisteret (CRSM_IRQ_MASK) må konfigureres på den tilsvarende PHY for å aktivere systemfeilavbrudd. Se Tabell 212 for detaljer om avbruddsmaskering. ADIN2111 må gjennomgå en tilbakestilling av maskinvare for å gjenopprette fra et systemfeilavbrudd fra en av de to PHY-ene (den reserverte CRSM_IRQ_STATUS-biten leser 1 på den respektive PHY).
ADIN2111 inkluderer en strømforsyningsovervåkingskrets for å sikre at brikken har riktig spenningsforsyning før oppstartssekvensen startes. Under oppstart forblir ADIN2111 i en maskinvaretilbakestillingstilstand inntil hver forsyning overskrider sin minste stigende terskel og forsyningen anses som god.
En tilbakestilling av maskinvare initieres av tilbakestillingskretsen for strøm på eller ved å drive RESET-pinnen lav i minst 10 µs. ADIN2111 inkluderer en deglitch-krets på denne pinnen for å avvise pulser som er kortere enn 1 µs. Når RESET-pinnen er deaktivert, forblir alle inngangs-/utgangspinner (I/O) i tri-state-modus, maskinvarekonfigurasjonspinnene låses, og I/O-pinnene er konfigurert til funksjonsmodus. Krystalloscillatorkretsen er aktivert når alle eksterne og interne strømforsyninger er gyldige og stabile. Etter at krystallen starter og stabiliserer seg, er den faselåste sløyfen (PLL) aktivert. Etter en forsinkelse på 90 ms (maks) etter at RESET-pinnen er deaktivert, blir alle interne klokker aktivert, den interne logikken frigjøres fra tilbakestilling, og alle interne SPI-, PHY 1- og PHY 2-registre er tilgjengelige fra SPI. CLK25_REF-klokkeutgangen holdes lav når RESET-pinnen er satt lav og forblir lav i 70 ms (maks) etter at RESET-pinnen er satt lav.
Alt det ovennevnte innholdet er all introduksjonen brakt av redaktøren denne gangen. Hvis du vil vite mer om det, kan det være lurt å utforske det på nettstedet vårt eller på Baidu og Google.
https://www.smart-xlink.com/products.html
Internett: www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
Google-nettsted:https://www.hdv-fiber.com/
HDV Factory Link:https://youtu.be/xpIZK8Zm4Og