АДИ ADIN2111 Ethernetвыключательбудет основным объектом введения следующего контента. Редактор надеется, что благодаря этой статье каждый сможет получить некоторые знания и понимание соответствующей ситуации и информации. Подробности заключаются в следующем.
ADIN2111 — это маломощный и простой двойной порт Ethernet.выключателькоторый объединяет PHY 10BASE-T1L и порт последовательного периферийного интерфейса (SPI). Устройство использует узел с низким энергопотреблением для приложений Industrial Ethernet и совместимо со стандартом Ethernet IEEE® 802.3cg-2019™ для однопарного Ethernet (SPE) на большие расстояния со скоростью 10 Мбит/с.выключатель(сквозной или с промежуточным хранением) поддерживает несколько конфигураций кабелей между двумя портами Ethernet и хост-портом SPI, обеспечивая гибкое решение для топологий линейной, шлейфовой или кольцевой сети.
ADIN2111 поддерживает длину кабеля до 1700 метров при сверхнизком энергопотреблении 77 мВт. Два ядра PHY поддерживают работу с пиковым напряжением 1,0 В и 2,4 В, как определено стандартом IEEE 802.3cg, и могут питаться от одной шины питания 1,8 В или 3,3 В. ADIN2111 доступен в неуправляемой конфигурации, в которой устройство автоматически перенаправляет трафик между двумя портами Ethernet.
Устройство объединяетвыключатель, два ядра физического уровня Ethernet (PHY) с интерфейсами управления доступом к среде передачи (MAC), а также все связанные с ними аналоговые схемы, устройства буферизации входных и выходных тактовых импульсов. Устройство также включает в себя внутренние буферные очереди, SPI и регистры подсистемы, а также логику управления для управления сбросом, управлением тактовой частотой и конфигурацией аппаратных выводов.
ADIN2111 объединяет схему контроля напряжения питания и схему сброса при включении питания (POR) для повышения надежности на уровне системы. 4-проводной SPI, используемый для связи с хостом, можно настроить как OPEN Alliance SPI или Generic SPI. Оба режима поддерживают дополнительную защиту данных или проверку циклическим избыточным кодом (CRC).
Каждый PHY ADIN2111 также можно настроить на генерацию аппаратного прерывания после аппаратного сброса (на выводе RESET установлен низкий уровень) путем установки бита CRSM_HRD_RST_IRQ_EN в соответствующем регистре маски системного прерывания PHY (CRSM_IRQ_MASK). Хотя оба PHY могут использоваться для генерации аппаратных прерываний, для этой цели рекомендуется PHY 1. После того, как ведущий SPI получает аппаратное прерывание от вывода INT, бит PHYINT (соответственно бит P2_PHYINT) в регистре состояния 0 (соответственно регистре состояния 1) также устанавливается в 1, уведомляя о прерывании от PHY 1 (соответственно PHY 1). 2) . Затем источник прерывания можно проверить с помощью бита CRSM_HRD_RST_IRQ_LH в соответствующем регистре состояния системного прерывания PHY (CRSM_IRQ_STATUS).
Для проверки системы с использованием внешнего хост-контроллера каждый PHY ADIN2111 может запросить генерацию аппаратного прерывания на выводе INT с использованием бита CRSM_SW_IRQ_REQ в регистре маски системного прерывания (CRSM_IRQ_MASK). Хотя оба PHY могут использоваться для генерации аппаратных прерываний, для этой цели рекомендуется PHY 1. После того, как ведущий SPI получает аппаратное прерывание от вывода INT, бит PHYINT (соответственно бит P2_PHYINT) в регистре состояния 0 (соответственно регистре состояния 1) также устанавливается в 1, уведомляя о прерывании от PHY 1 (соответственно PHY 1). 2) . Затем источник прерывания можно проверить с помощью бита CRSM_SW_IRQ_LH в соответствующем регистре состояния системного прерывания PHY (CRSM_IRQ_STATUS).
Каждый PHY ADIN2111 также может генерировать прерывание из-за системной ошибки. Флаги прерываний расположены в разделе зарезервированных битов соответствующего регистра состояния системного прерывания PHY (CRSM_IRQ_STATUS). Регистр маски системных прерываний (CRSM_IRQ_MASK) должен быть настроен на соответствующем физическом уровне, чтобы разрешить прерывания из-за системных ошибок. Подробную информацию о маскировке прерываний см. в Таблице 212. ADIN2111 должен пройти аппаратный сброс, чтобы восстановиться после прерывания системной ошибки на одном из двух PHY (зарезервированный бит CRSM_IRQ_STATUS равен 1 на соответствующем PHY).
ADIN2111 включает в себя схему контроля источника питания, гарантирующую, что на микросхему подается правильное напряжение перед началом процедуры включения питания. Во время включения питания ADIN2111 остается в состоянии аппаратного сброса до тех пор, пока каждый источник питания не превысит минимальный порог повышения и источник питания не будет считаться исправным.
Аппаратный сброс инициируется схемой сброса при включении питания или установкой низкого уровня на выводе RESET в течение как минимум 10 мкс. ADIN2111 имеет на этом выводе схему устранения помех для подавления импульсов длительностью менее 1 мкс. Когда вывод RESET отключен, все выводы ввода/вывода (I/O) остаются в трехрежимном режиме, выводы аппаратной конфигурации фиксируются, а выводы ввода/вывода настраиваются в свой функциональный режим. Схема кварцевого генератора активируется, когда все внешние и внутренние источники питания исправны и стабильны. После того как кристалл запускается и стабилизируется, включается система фазовой автоподстройки частоты (ФАПЧ). После задержки в 90 мс (максимум) после сброса сигнала RESET все внутренние часы устанавливаются, внутренняя логика освобождается от сброса, и все внутренние регистры SPI, PHY 1 и PHY 2 доступны из SPI. Выходной сигнал CLK25_REF удерживается в низком состоянии, когда на выводе RESET устанавливается низкий уровень, и остается в этом состоянии в течение 70 мс (максимум) после того, как на выводе RESET устанавливается низкий уровень.
Весь вышеперечисленный контент на этот раз представляет собой вступление, представленное редактором. Если вы хотите узнать об этом больше, вы можете изучить его на нашем веб-сайте или в Baidu и Google.
https://www.smart-xlink.com/products.html
Интернет: www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
Веб-сайт Google:https://www.hdv-fiber.com/
Заводская ссылка HDV:https://youtu.be/xpIZK8Zm4Og