Ethernet ADI ADIN2111prepínačbude hlavným úvodným predmetom nasledujúceho obsahu. Prostredníctvom tohto článku redaktor dúfa, že každý môže mať určité znalosti a pochopenie súvisiacej situácie a informácií. Podrobnosti sú nasledovné.
ADIN2111 je duálny ethernetový port s nízkou spotrebou a nízkou zložitosťouprepínačktorý integruje 10BASE-T1L PHY a port Serial Peripheral Interface (SPI). Zariadenie používa nízkonapäťový uzol pre aplikácie priemyselného Ethernetu a je v súlade so štandardom Ethernet IEEE® 802.3cg-2019™ pre diaľkový 10 Mbps Single Pair Ethernet (SPE). Theprepínač(cut-through alebo store-and-forward) podporuje viacero konfigurácií kabeláže medzi dvoma ethernetovými portami a hostiteľským portom SPI, čím poskytuje flexibilné riešenie pre topológie line, daisy-chain alebo kruhových sietí.
ADIN2111 podporuje až 1700 metrov káblového dosahu s ultra nízkou spotrebou energie 77 mW. Dve PHY jadrá podporujú 1,0 V pp a 2,4 V pp prevádzku podľa definície v štandarde IEEE 802.3cg a môžu byť napájané z jednej 1,8 V alebo 3,3 V napájacej koľajnice. ADIN2111 je k dispozícii v nespravovanej konfigurácii, kde zariadenie automaticky preposiela prevádzku medzi dvoma ethernetovými portami.
Zariadenie integruje aprepínač, dve jadrá ethernetovej fyzickej vrstvy (PHY) s rozhraniami na riadenie prístupu k médiám (MAC) a všetky súvisiace analógové obvody, zariadenia na vyrovnávanie vstupných a výstupných hodín. Zariadenie tiež obsahuje interné vyrovnávacie fronty, registre SPI a subsystémov a riadiacu logiku na riadenie resetovania a riadenia hodín a konfiguráciu hardvérových pinov.
ADIN2111 integruje obvody na monitorovanie napájania a obvody POR (power-on-reset) pre lepšiu odolnosť na úrovni systému. 4-vodičové SPI používané na komunikáciu s hostiteľom možno nakonfigurovať ako OPEN Alliance SPI alebo Generic SPI. Oba režimy podporujú voliteľnú ochranu údajov alebo kontrolu cyklickej redundancie (CRC).
Každý PHY ADIN2111 môže byť tiež nakonfigurovaný na generovanie hardvérového prerušenia po hardvérovom resete (RESET pin vytiahnutý nízko) nastavením bitu CRSM_HRD_RST_IRQ_EN v príslušnom registri masky prerušenia systému PHY (CRSM_IRQ_MASK). Hoci obe PHY možno použiť na generovanie hardvérových prerušení, na tento účel sa odporúča PHY 1. Potom, čo SPI master prijme hardvérové prerušenie z pinu INT, bit PHYINT (resp. bit P2_PHYINT) v stavovom registri 0 (resp. stavovom registri 1) sa tiež nastaví na 1, čím sa oznámi prerušenie z PHY 1 (resp. PHY). 2). Zdroj prerušenia potom možno skontrolovať pomocou bitu CRSM_HRD_RST_IRQ_LH v príslušnom registri stavu prerušenia systému PHY (CRSM_IRQ_STATUS).
Na overenie systému pomocou externého hostiteľského radiča možno od každého PHY ADIN2111 požiadať, aby vygeneroval hardvérové prerušenie na kolíku INT pomocou bitu CRSM_SW_IRQ_REQ v registri masky prerušenia systému (CRSM_IRQ_MASK). Hoci obe PHY možno použiť na generovanie hardvérových prerušení, na tento účel sa odporúča PHY 1. Potom, čo SPI master prijme hardvérové prerušenie z pinu INT, bit PHYINT (resp. bit P2_PHYINT) v stavovom registri 0 (respektíve stavovom registri 1) sa tiež nastaví na 1, čím sa oznámi prerušenie z PHY 1 (resp. PHY). 2). Zdroj prerušenia možno potom skontrolovať pomocou bitu CRSM_SW_IRQ_LH v príslušnom registri stavu prerušenia systému PHY (CRSM_IRQ_STATUS).
Každý ADIN2111 PHY môže tiež generovať prerušenie systémovej chyby. Príznaky prerušenia sú umiestnené v sekcii vyhradených bitov príslušného registra stavu prerušenia systému PHY (CRSM_IRQ_STATUS). Register masky prerušenia systému (CRSM_IRQ_MASK) musí byť nakonfigurovaný na príslušnom PHY, aby sa umožnilo prerušenie systémových chýb. Podrobnosti o maskovaní prerušení nájdete v Tabuľke 212. ADIN2111 musí prejsť hardvérovým resetom, aby sa zotavil z prerušenia systémovej chyby z jednej z dvoch PHY (vyhradený bit CRSM_IRQ_STATUS číta 1 na príslušnom PHY).
ADIN2111 obsahuje obvod monitorovania napájania, aby sa zabezpečilo, že čip má správne napájanie pred spustením sekvencie napájania. Počas zapínania zostáva ADIN2111 v stave hardvérového resetu, kým každý zdroj neprekročí svoju minimálnu stúpajúcu prahovú hodnotu a zdroj sa nepovažuje za dobrý.
Hardvérový reset je iniciovaný obvodom resetovania pri zapnutí alebo znížením hodnoty kolíka RESET na minimálne 10 µs. ADIN2111 obsahuje na tomto kolíku deglitch obvod na odmietnutie impulzov kratších ako 1 µs. Keď je kolík RESET deaktivovaný, všetky vstupno/výstupné (I/O) kolíky zostanú v trojstavovom režime, kolíky hardvérovej konfigurácie sú zablokované a vstupno-výstupné kolíky sú nakonfigurované do svojho funkčného režimu. Obvod kryštálového oscilátora je aktivovaný, keď sú všetky externé a interné napájacie zdroje platné a stabilné. Po spustení a stabilizácii kryštálu sa aktivuje slučka fázového závesu (PLL). Po oneskorení 90 ms (max) po deaktivácii pinu RESET sa aktivujú všetky interné hodiny, vnútorná logika sa uvoľní z resetu a všetky interné registre SPI, PHY 1 a PHY 2 sú prístupné z SPI. Výstup hodín CLK25_REF je udržiavaný na nízkej úrovni, keď je kolík RESET znížený a zostáva nízky počas 70 ms (max.) po znížení hodnoty kolíka RESET.
Všetok vyššie uvedený obsah je celý úvod, ktorý tentoraz priniesol editor. Ak sa o ňom chcete dozvedieť viac, možno ho budete chcieť preskúmať na našej webovej stránke alebo na Baidu a Google.
https://www.smart-xlink.com/products.html
Web: www.hdv-tech.com <https://hdv-tech.en.alibaba.com>
Web Google:https://www.hdv-fiber.com/
HDV Factory Link:https://youtu.be/xpIZK8Zm4Og